Herunterladen Inhalt Inhalt Diese Seite drucken

Omron SYSMAC CS1 serie Technisches Handbuch Seite 482

Speicherprogrammierbare steuerung
Inhaltsverzeichnis

Werbung

Befehlsausführungszeit und Anzahl der Steps
Sequenzausgabe–
Befehle
Befehl
AWL
OUTPUT
OUT
(Ausgabe)
(Ausgabe)
OUTPUT NOT
OUT NOT
(Ausgabe
(Ausgabe
Nicht)
Ni h )
KEEP (Halten)
KEEP
DIFFEREN-
DIFU
TIATE UP
(Ausführung bei
(Ausführung bei
steigender
Flanke)
DIFFEREN-
DIFD
TIATE UP
(Ausführung bei
(Ausführung bei
fallender
Flanke)
SET (Setzen)
SET
RESET (Zu-
RSET
rücksetzen)
rücksetzen)
MULTIPLE BIT
SETA
SET (Mehrfa
SET (Mehrfa-
ches Bit–Set-
h
Bit S t
zen)
MULTIPLE BIT
RSTA
RESET (Mehr
RESET (Mehr-
faches Bit–
f
h
Bi
Rücksetzen)
Wird ein Doppellängen–Operand verwendet, muss 1 zu dem Wert, der in der
Längenspalte in der folgenden Tabelle aufgeführt ist, hinzugefügt werden.
EIN–Ausführungszeit
Code
Länge
(Steps) (se-
hen Sie den
hen Sie den
CPU–6j
Hinweis)
---
1
0,17
0,62
---
1
0,17
0,62
011
1
0,25
0,67
013
2
0,46
0,87
014
2
0,46
0,87
---
1
0,17
0,58
---
1
0,17
0,58
530
4
7,8
38,8
531
4
7,8
38,8
Bedingungen
(µs)
Oben: min.
Unten: max
Unten: max.
CPU-4j
0,21
Zuweisung von
Worten
0,83
Zuweisung von
indirektem IR+
0,21
Zuweisung von
Worten
0,83
Zuweisung von
indirektem IR+
0,29
Zuweisung von
Worten
0,87
Zuweisung von
indirektem IR+
0,54
Zuweisung von
Worten
1,12
Zuweisung von
indirektem IR+
0,54
Zuweisung von
Worten
1,12
Zuweisung von
indirektem IR+
0,21
Zuweisung von
Worten
0,79
Zuweisung von
indirektem IR+
0,21
Zuweisung von
Worten
0,79
Zuweisung von
indirektem IR+
7,8
Mit Ein–Bit– Eins-
tellung
38,8
Mit 1,000 gesetz-
ten Bits
7,8
Mit einem rückge-
setzten Bit
38,8
Mit 1,000 rückge-
setzten Bits
Abschnitt
15-5
AUS–Ausführungszeit
(µs)
CPU–6j
CPU-4j
0,04
0,08
0,04
0,08
0,04
0,08
0,04
0,08
0,04
0,08
0,04
0,08
0,08
0,17
0,08
0,17
0,08
0,17
0,08
0,17
0,04
0,08
0,04
0,08
0,04
0,08
0,04
0,08
0,21
0,37
0,21
0,37
467

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis