Aufbau der Ein- und Ausgangsdaten
Das Steuerbyte enthält folgende Bits:
Bit 7
REG_REQ
=0
REG_REQ
=1
Bit
REG_REQ
REG_A5...A0 Register Adresse (0-63)
T
REQ
VD
SET_Q2
SET_Q1
RANGE_SEL
REQ1
RANGE_SEL
REQ0
STATUS Byte
b7
REG_ACK
=0
REG_ACK
=1
Bit
REG_ACK
REG_A5...A0 Register Adresse (0-63)
ST_GATE
T
ACK
VD
ST_A2
ST_A1
RANGE_SEL
ACK1
RANGE_SEL
ACK0
Vorwärts / Rückwärtszähler 750-404
Bit 6
Bit 5
0
0
T
NRD/WR
REG_A5
REG_A4
Beschreibung
Zugang zu der Registerstruktur wird gefordert, b5 bis b0 enthält die Adresse des
Registers
Forderung, die maximale Zeit mit gültigen Daten zu ändern.
Control Ausgang A2 (0: A2 off, 1: A2 on)
Control Ausgang A1 (0: A1 off, 1: A1 on)
Auswahl der Integrationszeit und Darstellung der gemessenen Frequenzwerte (s.u.)
Auswahl der Integrationszeit und Darstellung der gemessenen Frequenzwerte(s.u.)
b6
b5
b4
0
ST_GAT
T
ACK
VD
E
0
REG_A5
REG_A4
Beschreibung
Bestätigung der Registeranforderung, b5 bis b0 enthalten die Adresse der Register
Status des GATE Eingangs (0=enabled, 1=disabled)
Bestätigung eines Wechsels von T
Status Ausgang A2
Status Ausgang A1
Bestätigung der Bereichsauswahl, Frequenzwerte sind gültig (s.u.)
Bestätigung der Bereichsauswahl, Frequenzwerte sind gültig (s.u.)
Bit 4
Bit 3
Bit 2
REQ
SET_Q2
SET_Q1
VD
REG_A3
REG_A2
b3
b2
ST_Q2
ST_Q1
REG_A3
REG_A2
VD
11
:$*2
Bit 1
Bit 0
RANGE_SEL
RANGE_SEL
REQ1
REQ0
REG_A1
REG_A0
b1
b0
RANGE_SEL
RANGE_SEL
ACK1
ACK0
REG_A1
REG_A0
,2
6<67(0
Ç
Ç