Par. Nr.
Bezeichnung
p29300
Digitaleingänge
Zwangssignale
Beschreibung: Eingangssignale werden als hoch erzwungen. 7 Bits insgesamt.
Bit 0: SON
•
Bit 1: CWL
•
Bit 2: CCWL
•
Bit 3: TLIM1
•
Bit 4: SPD1
•
Bit 5: TSET
•
Bit 6: EMGS
•
Wenn ein oder mehrere Bits auf hoch gesetzt sind, werden die entsprechenden Eingangssignale als hoch
erzwungen.
Hinweis: Das Antriebsgerät zeigt den Wert im hexadezimalen Format an. Um die Logikzuordnung (High/Low)
zu jedem Bit zu ermitteln, müssen Sie die Hexadezimalzahl in die Binärzahl umwandeln, z. B. FF (hex) =
11111111 (bin).
p29301[0..
Zuordnung Digitaleingang
.3]
1
Beschreibung: Festlegung der Funktion von Digitaleingangssignal DI1 (PTI-Modus)
SON 1
•
RESET 2
•
CWL 3
•
CCWL 4
•
G-CHANGE 5
•
P-TRG 6
•
CLR 7
•
EGEAR1 8
•
EGEAR2 9
•
TLIMT1 10
•
TLIMT2 11
•
CWE 12
•
CCWE 13
•
ZSCLAMP 14
•
SPD1 15
•
SPD2 16
•
SPD3 17
•
TSET 18
•
SLIMT1 19
•
SLIMT2 20
•
POS1 21
•
POS2 22
•
POS3 23
•
REF 24
•
SREF 25
•
STEPF 26
•
STEPB 27
•
STEPH 28
•
Index:
[0]: DI1 für Regelungsart 0
•
[1]: DI1 für Regelungsart 1
•
[2]: DI1 für Regelungsart 2
•
[3]: DI1 für Regelungsart 3
•
Getting Started
A5E36617947, 09/2015
Min.
Max.
0
127
0
28
Werksei
Einh
Datentyp Wirksamkeit Änderba
nstellun
eit
g
0
-
U32
1
-
I16
r
IM
T, U
IM
T
91