Herunterladen Inhalt Inhalt Diese Seite drucken

Hitachi CL32W30TAN Wartungshandbuch Seite 114

Inhaltsverzeichnis

Werbung

Verfügbare Sprachen

Verfügbare Sprachen

REGISTRES D'INTERFACE COMMUNE
REGISTRE D'ÉTAT
0 CD1 Détection carte 1
1 CD2 Détection carte 2
2 VS1 Sélection Tension 1 détermine la tension pour lecture/fonctionnement CIS
3 VS2 Sélection Tension 2 utilisée pour MCLKO dans CA
4 IRQ Contrôle interruption insertion/extraction de carte
5 X
6 X
7 X
REGISTRE DE CONTRÔLE 0
0 Vcc5En Sélection 5V pour alimentation carte PC
1 Vcc3En Sélection 3,3V pour alimentation carte PC
2 En0 Programmation contrôle volts
3 En1 Programmation contrôle volts
4 TsAB Sélection train de transport A ou B
5 X
6 L/acheminement Achemine T à carte CA
7 X
REGISTRE DE CONTRÔLE 1
0 RàZ Entrée RàZ carte PC
1 Int Interruption carte PC
2 I/face Active l'interface Commande & Contrôle de la carte PC
3 Reg Active le cycle REG#
4 E/S Sélection interface E/S
5 S/cyc Active le cycle VEILLE de 35 ns (sinon VEILLE 100ns) (cycle court)
6 X
7 X
CONFIGURATION
0 Ligne sélection PLL 0
1 Ligne sélection PLL 1
2 Ligne sélection PLL 2
3 X
4 X
5 X
6 X
7 X
X = Sans objet
Le registre d'état reflète l'état de l'interface avec le module IC pour l'UC à surveiller, les bits 5, 6, 6 sont connectées bas dans la
configuration du composant et liront donc toujours '0'. Les registres de contrôle 0 et 1 permettent à l'UC de définir la fonctionnalité
des composants, par exemple de réacheminer le train de transport par le module IC si nécessaire. Les bits 'sans objet' (X) doivent
être écrites avec une valeur de '0' à l'initialisation. Le registre de configuration est inclus comme deuxième moyen pour l'UC de
vérifier la programmation correcte de la logique interne et pour définir la fréquence de sortie du PLL audio. Les bits 3 à 7 sont
affectées à la vérification de la configuration et ne sont pas utilisés (réglés à zéro). Les bits 0 à 2 sont utilisés pour porter les valeurs
de configuration PLL (FS0 - FS2) pour lesquelles la valeur d'initialisation est 6, correspondant à la fréquence audio de 48kHz.
Les CI du contrôleur d'interface commune seront initialement alimentés directement en 5V, mais seront éventuellement remplacés
par des composants en 3,3V. A l'exception des changements de l'alimentation locale (informations suivantes), le changement est
invisible au système. Si les composants 3,3V sont utilisés, le régulateur de tension IC205 et ses composants associés (C275, C246)
doivent être installés, et la dérivation R279 omise, tandis que pour les composants 5V, seule R279 doit être installée et le régulateur
doit être omis. Toute la logique de sortie est 3V3, mais est conforme à 5V. Les seuils de logique sont tous TTL.
ACHEMINEMENT DU TRAIN DE TRANSPORT
Les CI du contrôleur d'interface commune permettent de sélectionner l'acheminement du train de transport (bits 4 et 6 du registre de
contrôle 0) soit en mode dérivation (directement vers le CI démux), soit par la prise IC et la carte CA (et retour) si une carte a été
insérée (bits 0 et 1 du registre Etat).
CI A peut accepter deux entrées de train de transport pour qu'à l'avenir il puisse être utilisé comme un composant d'acheminement
si nécessaire.
INTERFACE DE CONTRÔLE ET DE COMMANDE
Elle permet un transfert de données et une interface de commande bidirectionnels entre l'UC et la carte CA insérée de manière que
l'UC puisse communiquer avec les CI du contrôleur d'interface commune, et donc un module CA inséré, et configurer
l'acheminement du train de transport, le décryptage et l'évolution du logiciel. Ceci est exécuté par des cycles lecture/écriture 8 bits
contrôlés par la logique interne du CI contrôleur d'interface commune, et surveillé par l'UC en vérifiant les bits relatives des registres
de contrôle.
113

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis