Struktur der Eingangs- und Ausgangsdaten
Die Eingangsdaten enthalten die CLOCK Frequenz als binären Wert. Die Darstellung ist
abhängig davon, wie die RANGE_SEL Bits im Steuerbyte gesetzt sind. Auch die
Methode der Messung wird über diese Bits gewählt. Die folgende Tabelle zeigt die
unterschiedlichen Betriebsarten.
5$1*(B6(/
ACHTUNG:
Wenn ein neuer Frequenzbereich gefordert wird, gibt es eine Wartezeit bis gültige Daten
gelesen werden. Zunächst muß das RANGE_SEL ACK Bit den neuen Frequenzbereich
enthalten. Die maximale Verzugszeit kann nach der folgenden Formel berechnet werden
T
Dmax
Wenn das Gate enabled ist, enthalten die Eingangsdaten den letzten gültigen
Frequenzwert. In diesem Status kann kein neuer Bereich angefordert werden.
Der gültige Frequenzbereich geht von 0.1 Hz (100
Um statische CLOCK Signale zu erkennen, wurde ein Watchdog Timer implementiert.
Der Default Wert für den Timer ist 10 s. Der Timer wird bei jedem Power On neu
initialisiert.
Die Applikation kann die Wathcdog Zeit während des Betriebs über das Steuerbyte
verändern.
Dieser Vorgang wird gestartet, indem der entsprechende Wert in die Ausgangsbytes
OUTPUT_DATA 1 und OUTPUT_DATA 0 geschrieben wird, bevor das T
in das Steuerbyte geschrieben wird.
Ein erfolgreicher Parametertransfer wird durch das T
bestätigt.
ACHTUNG:
Der Bereich des Watchdog Timers geht von 0 bis 16383ms (0x0000
Schritten von 1ms per digit.
Werte die den erlaubten Bereich des Watchdog Timers verlassen werden mit 0x3FFF
gekennzeichnet.
Wenn die maximal mögliche Frequenz der Bereiche vergrößert wird (s. Tabelle mit
maximalen Frequenzbereichen) gibt das Modul den ungültigen Wert 0xFFFFFFFF
zurück.
Vorwärts / Rückwärtszähler 750-404
5$1*(B6(/ 0HWKRGH GHU 0HVVXQJ
,QWHJUDWLRQ EHU 3HULRGH
,QWHJUDWLRQ EHU 3HULRGHQ
,QWHJUDWLRQ EHU 3HULRGHQ
,QWHJUDWLRQ EHU 3HULRGHQ
Anzahl der Perioden die integriert werden
= 2 *
aktueller Frequenzwert
'DUVWHOOXQJ GHU :HUWH
)UHTXHQ] LQ
)UHTXHQ] LQ
)UHTXHQ] LQ
+]
)UHTXHQ] LQ +]
) bis 10 kHz (100000
D
12
:$*2
+]
+]
).
D
VD
ACK Bit im Statusbyte
VD
to 0x3FFF
H
,2
6<67(0
Ç
Ç
REQ Bit
) in
H
.
H