Zeitliche Abfolge
Die erfassten Eingangsdaten eines Datenzyklus (Sendetakt) werden im nächsten Datenzyklus
in die CPU kopiert und stehen im übernächsten Datenzyklus der CPU und dem
Anwenderprogramm zur Verfügung.
Im folgenden Bild ist der zeitliche Ablauf bei Oversampling mit 7 Subtakten dargestellt.
n
Bild 2-2
Abtastintervall
Die Dauer eines Subtakts entspricht dem Abtastintervall. In der Projektierungs-Software wird
die Buszykluszeit T
durch die eingestellte Abtastrate (2-16), ergibt das tatsächliche Abtastintervall des Moduls.
Bild 2-3
Digitaleingabemodul DI 16x24VDC HS (6ES7521-7BH00-0AB0)
Gerätehandbuch, 11/2021, A5E50840040-AA
Erfasster Wert aus Takt n
Zeitliche Abfolge bei Oversampling
(Sendetakt für die Taktsynchronität) vorgegeben. Diese Zeit, geteilt
DP
Beispiel zur Berechnung des Abtastintervalls
Produktübersicht
2.2 Funktionen
15