Rückmeldebit
RES_EVENT_UFLW_ACK
RES_EVENT_OFLW_ACK
RES_EVENT_CMP_ACK
Vollständiges Quittungsprinzip
Speichernde Bits werden nach dem vollständigen Quittungsprinzip quittiert.
Das folgende Bild zeigt ein Beispiel für den Ablauf des vollständigen Quittungsprinzips bei
einem Überlauf:
①
②
③
④
⑤
Bild 4-4
Hinweis
Wenn Sie das Rücksetzen eines Ereignis-Bits angestoßen haben, müssen Sie das jeweilige
Rückmeldebit abwarten. Anschließend können Sie ein weiteres Rücksetzen anstoßen.
Hinweis
Ein Öffnen des SW-Tors oder HW-Tors (0-1-Übergang) setzt alle Ereignis-Bits zurück.
Digitalein-/Digitalausgabemodul DIQ 16x24VDC/0.5A 8xM12 (6ES7143-5AH00-0BA0)
Gerätehandbuch, 03/2019, A5E38688074-AC
Erläuterungen
Dieses Bit zeigt für den jeweiligen Zähler an, ob das Rücksetzen des Ereignis-Bits
EVENT_UFLW aktiv ist.
Dieses Bit zeigt für den jeweiligen Zähler an, ob das Rücksetzen des Ereignis-Bits
EVENT_OFLW aktiv ist.
Dieses Bit zeigt für den jeweiligen Zähler an, ob das Rücksetzen des Ereignis-Bits
EVENT_CMP aktiv ist.
Das Rückmeldebit EVENT_OFLW wird bei einem Überlauf als speicherndes Ereignis gesetzt.
Sie setzen das Steuerbit RES_EVENT_OFLW, um das Rücksetzen von EVENT_OFLW anzu-
stoßen.
Das Rückmeldebit RES_EVENT_OFLW_ACK wird gesetzt, wenn das Rücksetzen von
EVENT_OFLW erkannt wurde.
Sie setzen das Steuerbit RES_EVENT_OFLW zurück.
Das Rückmeldebit RES_EVENT_OFLW_ACK wird rückgesetzt.
Quittungsprinzip
4.1 Konfigurationsart 2xCount
Zählen
47