7
Kapitel 7 Tutorial
+8191
DAC-
0
Code
4096
(90°)
-8191
Darstellung eines Sinussignals im Signalspeicher
Bei der direkten digitalen Synthese (DDS) erfolgt die Speicheradressie-
rung nach einem Phasenakkumulationsverfahren. Zum Generieren der
sequentiellen Speicheradressen wird statt eines Zählers ein „Addierer"
verwendet (siehe nachfolgende Abbildung). Bei jedem Taktzyklus wird
die im Phaseninkrement-Register (PIR) gespeicherte Konstante zum
aktuellen Inhalt des Phasenakkumulators hinzuaddiert. Die höchstwer-
tigen Bits des Phasenakkumulator-Ausgangs werden zur Adressierung
des Signalspeichers verwendet. Beim Ändern der PIR-Konstanten
ändert sich entsprechend auch die Anzahl der zum sequentiellen Adres-
sieren der Signalspeicherplätze erforderlichen Taktzyklen und damit
auch die Ausgangsfrequenz.
Die PIR-Konstante bestimmt die Phasenänderungsgeschwindigkeit und
somit die Frequenz des synthetisierten Signals. Je größer die Bitbreite
des Phasenakkumulators ist, desto höher ist die Frequenzauflösung. Da
die PIR-Konstante lediglich die Phasenänderungsgeschwindigkeit beein-
flusst (und nicht die Phase selbst), erfolgen Frequenzänderungen pha-
senkontinuierlich.
346
8192
16383
(180°)
(360°)
12288
(270°)
Speicheradresse
(Phase)