MUL 0 Eingänge
p20110
[0]
[1]
[2]
[3]
MUL 1 Eingänge
p20114
[0]
[1]
[2]
[3]
1
2
Rechen-Funktionsbausteine
MUL (Multiplizierer), DIV (Dividierer)
MUL 0
MUL 0 Abl_gruppe
5 ... 9999
p20112 (9999)
X0
MUL 0 Produkt Y
X1
Y
x
r20111
X2
X3
MUL 0 Abl_folge
0 ... 32000
p20113 (270)
MUL 1
MUL 1 Abl_gruppe
5 ... 9999
p20116 (9999)
X0
MUL 1 Produkt Y
X1
Y
x
r20115
X2
X3
MUL 1 Abl_folge
0 ... 32000
p20117 (280)
3
4
DIV 0
DIV 0 Abl_gruppe
5 ... 9999
p20121 (9999)
DIV 0 Eingänge
Y
p20118
YIN
X1
[0]
/
MOD
X1
X2
X2
[1]
QF
DIV 0 Abl_folge
0 ... 32000
p20122 (300)
DIV 1
DIV 1 Abl_gruppe
5 ... 9999
p20126 (9999)
DIV 1 Eingänge
Y
p20123
YIN
X1
[0]
/
MOD
X1
X2
X2
[1]
QF
DIV 1 Abl_folge
0 ... 32000
p20127 (310)
5
6
Funktionsplan
FP_7222_97_51.vsd
G120 CU240B/E-2
20.12.2011
V4.5
DIV 0 Quotient
r20119
[0]
DIV 0
Quotient
[1]
DIV 0
Ganzzahliger Quotient
[2]
DIV 0
Divisionsrest
r20120
DIV 0 Divisor=0 QF
DIV 1 Quotient
r20124
[0]
DIV 0
Quotient
[1]
DIV 0
Ganzzahliger Quotient
[2]
DIV 0
Divisionsrest
r20125
DIV 1 Divisor=0 QF
7
8
- 7222 -