Herunterladen Diese Seite drucken

Digital Equipment ZX 6000MP Benutzerhandbuch Seite 226

Werbung

Die Funktionen des Programms SCU
Menüfeld
2te OPB CPU Zeilen
vorlesen
CPU In-Order-Queue
Tiefe
APIC & MP Tabelle
ECC-Interrupt
GAT-Modus
System-Arbitration
(1) Herstellerseitige Standardeinstellung
C-12
Einstellung
Anmerkung
Deaktiviert
Wenn aktiviert, ermöglicht den PCI-Speicher
(1)
Aktiviert
Zeilenlese-Befehlen des zweiten OPB-Chipsets
das Vorlesen weiterer CPU Cache-Zeilen.
(1)
8
Auswahl der Tiefe der CPU In-Order-Queue.
1
Deaktiviert
Nur für Einzelprozessor-Konfigurationen relevant,
MPS 1.1
immer aktiviert für Multi-Processing (MP)
(1)
MPS 1.4
Betriebssystemkonfigurationen. Wenn aktiviert,
ist der Advanced Programmable Interrupt-
Controller (APIC) der CPU aktiviert, und es wird
die MP-Tabelle erstellt, die von MP
Betriebssystemen verwendet wird.
Hinweis: Dieser Parameter muß für NetWare 3.12
Einzelprozessorsysteme deaktiviert sein.
(1)
Deaktiviert
Aktiviert den Error Correction Code (ECC)-
IRQ14, Shared
Interrupt. Falls aktiviert, kann IRQ14 oder IRQ15
IRQ14, Non-
als ECC-Interrupt gewählt werden. Der IRQ kann
Shared
auch als gemeinsam mit anderen Geräten (z.B.
IRQ15, Shared
EISA- oder PCI-Geräte) genutzt definiert werden.
IRQ15, Non-
Shared
(1)
Aktiviert
Sollte nur aktiviert sein wenn eine ISA Bus
Deaktiviert
Mastering-Karte im Server installiert ist. Sollte
für alle anderen Konfigurationen deaktiviert sein.
(1)
CPU Bus first
Diese Option steuert die Bedienungsmodi des
EISA Bus first
PCI-Arbiters des Servers. Der Arbiter steuert die
Full Rotation
Arbitrationsprioritäten für EISA-, PCI- und CPU-
Buse.

Werbung

loading