4 Integration des Moduls in DeviceNet
4.1 SWIRE Module Class (VSC121)
Attr.Nr.
Attribut- Name
dez.
(hex.)
121
PARAM_COMMON_
(79
)
OPERATION_MODES
hex
40
Zugriff
G/S
XI/ON: XNE-1SWIRE 09/2011 MN05002016Z-DE www.eaton.com
Typ
Beschreibung
BYTE
Bit 0
<reserved>
Bit 1 - Automatische Konfiguration SWIRE
0: Manuelle SWIRE-Konfiguration:
Um den physikalischen Aufbau des SWIRE-
Stranges im XNE-1SWIRE zu speichern, muss der
CFG-Taster des XNE-1SWIRE manuell gedrückt
werden (funktioniert nur, wenn LED SW blinkt).
1: Automatische SWIRE-Konfiguration:
Stimmt beim Einschalten (Power-Up), der physikali-
sche Aufbau des SWIRE-Stranges mit der im XNE-
1SWIRE gespeicherten Konfiguration nicht
überein, wird der physikalische Aufbau automatisch
im XNE-1SWIRE gespeichert.
Bit 2 - SPS-Konfigurationsprüfung
0: SPS-Konfigurationsprüfung ist aktiv. Die im XNE-
1SWIRE gespeicherte Konfiguration wird mit der in
der SPS parametrierten SOLL-Konfiguration vergli-
chen. Es werden nur SWIRE-Teilnehmer im SWIRE-
Strang akzeptiert, deren vollständige Geräteken-
nung mit der SOLL-Konfiguration übereinstimmt.
1: SPS-Konfigurationsprüfung ist inaktiv. Es werden
alle Teilnehmer ohne Prüfung der Gerätekennung in
4Bit INPUT / 4Bit OUTPUT abgebildet.
Bit 3 - Konfigurationsprüfung
0: Strang-orientiert:
Ist die SPS-Konfigurationsprüfung aktiviert, wird der
Datenaustausch nur gestartet, wenn die im XNE-
1SWIRE gespeicherte Konfiguration mit der in der
SPS parametrierten SOLL-Konfiguration vollständig
übereinstimmt. Änderung im Strang während des
Betriebs, führt zum Abbruch.
1: Teilnehmer-orientiert:
Ist die SPS-Konfigurationsprüfung aktiviert, wird der
Datenaustausch mit allen SWIRE-Teilnehmern
gestartet, die der in der SPS parametrierten SOLL-
Konfiguration entsprechen. Die SWIRE-Teilnehmer,
die der in der SPS parametrierten SOLL-Konfigura-
tion nicht entsprechen, gehen nicht in den Daten-
austausch.
Bit 4 - Moeller Konform (ab Version VN 01-04)
0: Standardverhalten
1: Der XNE-1SWIRE Master verhält sich entspre-
chend der Moeller SWIRE Conformance Kriterien.
Bit 5 bis Bit 6
<reserved>