4.4.5
Chipsatz
Im Chipsatz-Menü können Sie die erweiterten Chipsatzeinstellungen ändern.
Wählen Sie das gewünschte Element aus und drücken anschließend die
<Eingabetaste>, um das Untermenü anzeigen zu lassen.
Advanced Chipset Settings
Confi gure DRAM Timing by SPD
Hyper Path 3
Booting Graphic Adapter Prio
Internal Graphics Mode Select
Graphics Memory Type
PEG Buffer Length
Link Latency
PEG Root Control
PEG Link Mode
Slot Power
High Priority Port Select
Advanced Chipset Settings
Confi gure DRAM Timing by SPD [Enabled]
Die DRAM-Frequenzparameter werden nach dem DRAM SPD (Serial Presence
Detect) eingestellt, wenn das Element aktiviert ist. Sie können die DRAM-
Frequenzparameter manuell über die DRAM-Subelemente einstellen, wenn
das Element deaktiviert ist. Die folgenden Unterelemente erscheinen, wenn
dieses Element deaktiviert ist. Konfi gurationsoptionen: [Disabled] [Enabled]
DRAM CAS# Latency [5 Clocks]
Dieser Parameter steuert die Latenz zwischen dem SDRAM-Lesebefehl
und der Zeit, zu der die Daten verfügbar werden.
Konfi gurationsoptionen: [6 Clocks] [5 Clocks] [4 Clocks] [3 Clocks]
DRAM RAS# Precharge [4 Clocks]
Dieser Parameter steuert die Leerlauftakte nach Herausgeben eines
Precharge-Befehls an das DDR-SDRAM. Konfi gurationsoptionen:
[2 Clocks] [3 Clocks] [4 Clocks] [5 Clocks] [6 Clocks]
DRAM RAS# to CAS# Delay [4 Clocks]
Dieser Parameter steuert die Latenz zwischen dem aktiven DDR-
SDRAM-Befehl und dem Lese/Schreibbefehl. Konfi gurationsoptionen:
[2 Clocks] [3 Clocks] [4 Clocks] [5 Clocks] [6 Clocks]
DRAM RAS# Activate to Precharge Delay [15 Clocks]
Konfi gurationsoptionen: [4 Clocks] [5 Clocks] ~ [18 Clocks]
DRAM Write Recovery Time [4 Clocks]
Konfi gurationsoptionen: [2 Clocks] [3 Clocks] [4 Clocks] [5 Clocks]
[6 Clocks]
ASUS P5LD2-V
[Enabled]
[Auto]
[PCI Express/IntVGA]
[Enabled, 8MB]
[Auto]
[Auto]
[Auto]
[Auto]
[Auto]
[Auto]
[Disabled]
Enable or disable
DRAM timing.
Select Screen
Select Item
+-
Change Option
F1
General Help
F10
Save and Exit
ESC
Exit
4-27